FPGA 设计
我们基于多年内部产品开发积累的设备开发技术提供最佳解决方案。
| 设备供应商 | 赛灵思 | 阿尔特拉 | 格子 | 
|---|---|---|---|
| 开发工具 | ISE(赛灵思) | Quartus II PRIME | ispLEVER | 
| 设计语言 | VHDL、VerilogHDL | ||
| 逻辑模拟器 | ModelSim PE | ||
| 设备使用历史记录 | Virtex-4Virtex-5Virtex-6斯巴达3A | Stratix IIArriaII GX旋风 III、IVMAX10(CPLD) | MACH系统(CPLD)XP2(CPLD) | 
| 软核CPU | - | 尼奥斯二世 | - | 
FPGA设计示例
| 印刷电路板外观检查机 | 轮廓跟踪方法图像处理引擎,x/+边长 | 
|---|---|
| CameraLink、DRAM、PCI I/F、NiosⅡ | |
| 液晶屏检查机 | 相邻比较测试、DRC测试 | 
| 对比度增强/阴影校正/噪声消除/移动平均 | |
| 中值滤波器/边缘强调/扩展/压缩/平滑/细化等 | |
| 通信相关 | HDLC 通信 | 
| ECC | 
             
        
联系我们
    共荣系统有限公司
    东京都品川区东品川 4-12-6 140-0002      品川海滨运河塔
    〈总部〉
    
            03-4241-8856(代表)
        
    (接待时间:工作日上午 8:45 至下午 5:30)
    
            03-5479-3566
        
    
 
                     
                     
                            
